تسريع
- ملحوظة: إذا كنت تبحث عن تغير السرعة بالنسبة إلى الزمن فانظر تسارع.
التسريع (بالإنجليزية: speedup) في حالة الحوسبة المتوازية يعبر عن الربح في المدة الزمنية لتنفيذ برنامج حاسوبي بعد إضافة وحدات معالجة مقارنة من برنامج متسلسل.[1][2][3]
الصيغة هي :
- Sp=T1Tp{displaystyle S_{p}={frac {T_{1}}{T_{p}}}}
حيث:
p عدد وحدات المعالجة
T1{displaystyle T_{1}} مدة تنفيذ برنامج متسلسل
Tp{displaystyle T_{p}} مدة التنفيذ على p وحدة معالجة.
الكفاءة توافق هذا الربح مقسوما على عدد وحدات المعالجة المستعملة.
مراجع
^ Baer، Jean-Loup (2010). Microprocessor Architecture: From Simple Pipelines to Chip Multiprocessors. New York: مطبعة جامعة كامبريدج. صفحة 10. ISBN 978-0-521-76992-1. .mw-parser-output cite.citation{font-style:inherit}.mw-parser-output .citation q{quotes:"""""""'""'"}.mw-parser-output .citation .cs1-lock-free a{background:url("//upload.wikimedia.org/wikipedia/commons/thumb/6/65/Lock-green.svg/9px-Lock-green.svg.png")no-repeat;background-position:right .1em center}.mw-parser-output .citation .cs1-lock-limited a,.mw-parser-output .citation .cs1-lock-registration a{background:url("//upload.wikimedia.org/wikipedia/commons/thumb/d/d6/Lock-gray-alt-2.svg/9px-Lock-gray-alt-2.svg.png")no-repeat;background-position:right .1em center}.mw-parser-output .citation .cs1-lock-subscription a{background:url("//upload.wikimedia.org/wikipedia/commons/thumb/a/aa/Lock-red-alt-2.svg/9px-Lock-red-alt-2.svg.png")no-repeat;background-position:right .1em center}.mw-parser-output .cs1-subscription,.mw-parser-output .cs1-registration{color:#555}.mw-parser-output .cs1-subscription span,.mw-parser-output .cs1-registration span{border-bottom:1px dotted;cursor:help}.mw-parser-output .cs1-ws-icon a{background:url("//upload.wikimedia.org/wikipedia/commons/thumb/4/4c/Wikisource-logo.svg/12px-Wikisource-logo.svg.png")no-repeat;background-position:right .1em center}.mw-parser-output code.cs1-code{color:inherit;background:inherit;border:inherit;padding:inherit}.mw-parser-output .cs1-hidden-error{display:none;font-size:100%}.mw-parser-output .cs1-visible-error{font-size:100%}.mw-parser-output .cs1-maint{display:none;color:#33aa33;margin-left:0.3em}.mw-parser-output .cs1-subscription,.mw-parser-output .cs1-registration,.mw-parser-output .cs1-format{font-size:95%}.mw-parser-output .cs1-kern-left,.mw-parser-output .cs1-kern-wl-left{padding-left:0.2em}.mw-parser-output .cs1-kern-right,.mw-parser-output .cs1-kern-wl-right{padding-right:0.2em}
^ Hennessy، John L.؛ David A.، Patterson (2012). Computer Architecture: A Quantitive Approach. Waltham, MA: Morgan Kaufmann. صفحات 46–47. ISBN 978-0-12-383872-8.
^ Speckenmeyer، Ewald (2005). "Superlinear Speedup for Parallel Backtracking". Lecture Notes in Computer Science. 297: 985–993.
|
بوابة تقنية المعلومات
هذه بذرة مقالة عن الحاسوب أو العاملين في هذا المجال بحاجة للتوسيع. شارك في تحريرها.